早先用三极管,二极管,电阻,cc接电阻接三个二极管为负极,组成与门电路。y输出,全1出1,后来加装三极管变为与非门,再后来集成电路TTL组成与非门。再后来cMS组合成Pm0S和NmOS与门,与非门,或门,或非,异或门,集成电路,这些逻辑门电路,是数字脉冲电路基础。
1、分析二极管逻辑的信号电平以及由二极管逻辑实现的与门and或or
由于cc为5,当A、B任一端为0时,由于D1或D2,或两者都处于导通状态,基于其导通压降只有0.7,所以Y点电压都将被钳位于0.7;当A、B两端同时处于3伏时,虽然两二极管还是一样处于正向导通状态,但此时对A端来说,Y点电压为A点电压加二极管正向压降0.7,即3.7,同样对B端来说Y点电压也应为3.7,这样,在A、B两端同处3电压时,Y点电压将保持于3.7。
2、关于二极管与门的问题。
这是一个与门,A,B任何一端为低电平都将导致Y为低电平,只有AB都为高电平时(R中无电流流过)时,Y才为高电平,所以为与门。这要看是TTL电平还是CMOS电平啊,具体输出电压的大小要看D1/D2的导通电流及R的大小。其实没有输入,就是说AB两端悬空,这算是高电平输入,所以Y端是12V,是CMOS高电平。上图是一个二极管构成的与门电路。
所以当ab0v时,VccUy≈0.5v(这0.5V是二极管的导通电压,视通过二极管的电流而不同)。因此当ab0v时,Uy不会等于12V,也不会算成高电平输出只有当D1、D2两个二极管都没有电流通过,即A、B同时都处于逻辑高电平时,输出端Y才会是高电平。这个就是逻辑与关系。当然,这个图中如果A‘、B输入端悬空,D1、D2也没有电流通过,这也等同于A、B端口为高电平了。
3、二极管与门电路
由于Vcc为5V,当A、B任一端为0V时,由于D1或D2,或两者都处于导通状态,基于其导通压降只有0.7V,所以Y点电压都将被钳位于0.7V;当A、B两端同时处于3伏时,虽然两二极管还是一样处于正向导通状态,但此时对A端来说,Y点电压为A点电压加二极管正向压降0.7V,即3.7V,同样对B端来说Y点电压也应为3.7V,这样,在A、B两端同处3V电压时,Y点电压将保持于3.7V。